这是康芯公司唯一的一款实验资源全开放型的系统,直观而灵活。主要以连线接插方式(与传统的连线方式有所不同)完成系统设计。FPGA使用CycloneII EP2C8Q208,实验以FPGA为核心,加8051/51核与8088/8086核等;外围单片机只作为FPGA的辅助接口器件。所有实验和示例都以FPGA为核心的EDA设计示例。
在原配置的基础上增加:1)超高速ADC/DAC板从而可象GW48_PK2A一些实验开发;2)ispPAC适配板3、PAC-JTAG2编程器;4、EDA设计软件DSP Builder、PAC-Designer、FIR、NOC等IP核;
特色与优势:
★ KX_M4系统在确保完成传统单片机实验开发的前提下,通过系统所提供的基于MENTO公司的商业级MCS-51单片机IP核、8088/8086 CPU IP核,以及NOC核等在大规模FPGA硬件平台上完成传统单片机应用开发实验、单片机核应用系统构建实验、SOC系统构建实验、FPGA中的单片机/CPU核与外部接口设备联合实验,以及传统单片机与FPGA联合实验开发等自主创新实验。
★ KX_M4系统放弃了目前一些单片机实验系统中仍流行的,但在现代电子设计技术中已淘汰的实体接口器件实验,如8255、8155、8279、8253等(但提供相应的IP核及它们与8088 CPU核的联合设计实验),保留或并增加现代电子系统常用的开发目标,如USB、SPI、PS2接口、不同类型的液晶/VGA显示控制等。
★ KX_M4系统采用开放式接插线方法。但为了灵活性,且能面向自主设计与现代工程设计,采用了3种接插线方式:1、主板带插孔的传统接插线方式;2;主板带插针的高速线方式;3、排线座与排线方式。
★ 配套的单片机IP核系统主要在FPGA中构建。此FPGA由含40万门的CycloneII新型大规模FPGA EP2C8构成,它包含8256个LEs、8745个触发器、16万个可编辑RAM/ROM存储单元、2个参数可设置型嵌入式锁相环、36个9bit乘9bit可编辑的硬件乘法器。
★ 如果实验需要,可以将C8051F单片机或AVR单片机实验开发板(另配)取代FPGA MCU Core设计平台适配板。
★ KX_M4系统含有的有特色的实验辅助工具或实验目标:
1、嵌入式逻辑分析仪。可利用嵌入式逻辑分析仪SignalTapII对实验模块进行实时测试。
2、可载于FPGA中的DDS函数信号发生器。功能指标可参考以上“二、康芯DDS函数信号发生器”节。
其它配置:
☆ USB-Blaster编程器、ByteBlasterMV编程器。
☆ FPGA由含40万门的CycloneII新型大规模FPGA EP2C8构成。
☆ 七段数码显示、8发光管、6数码管串行静态显示、4数码管动态扫描显示、6数码管BCD/HEX译码显示,128X64点阵液晶显示控制、4行X20字字符型液晶显示控制、VGA显示控制
☆ 直流电机、步进电机、光电隔离控制、继电器隔离控制。
☆ 传统或单片机核RS232通信、蜂鸣器;
☆ SRAM62256、EEPROM、串行E平方93C46、I2C 24C02读写控制等。
☆ ADC,双路DAC、直8脉冲键、4X4阵列键、16电平开关等。
☆ 独立的标准时钟频率19个20MHZ-0.5HZ。
☆ 电源有自动保护的+5V,+12V、-12V、、+3.3V、2.5V+、1.2V
☆ 5功能智能逻辑笔:可显示高电平/低电平/中电平/高阻态/脉冲。
实验项目类型(可提供以下所列类型几乎所有实验示例):
1、传统单片机实验开发类。
2、FPGA中单片机IP核,及SOC系统设计之实验开发类。
3、单片机与FPGA联合实验开发类。
4、传统单片机与现代IP单片机控制类,包括各类通信控制类。
5、传统单片机与现代IP单片机显示控制。
7、传统单片机与现代IP单片机存储器实验类。
8、传统单片机与现代IP单片机ADC,双路DAC控制等。